Wéi rationaliséieren de Layout vun der PCB?

Am Design ass de Layout e wichtege Bestanddeel.D'Resultat vum Layout beaflosst direkt den Effet vun der Verdrahtung, sou datt Dir op dës Manéier kënnt denken, e raisonnabele Layout ass den éischte Schrëtt am Erfolleg vum PCB-Design.

Besonnesch Pre-Layout ass de Prozess fir iwwer de ganze Bord ze denken, Signalfloss, Wärmevergëftung, Struktur an aner Architektur.Wann de Pre-Layout e Feeler ass, ass de spéider méi Effort och ëmsoss.

1. Betruecht dat Ganzt

Den Erfolleg vun engem Produkt oder net, een ass op d'intern Qualitéit ze fokusséieren, déi zweet ass d'Gesamt Ästhetik ze berücksichtegen, béid si méi perfekt fir ze betruechten datt de Produkt erfollegräich ass.
Op engem PCB Verwaltungsrot, de Layout vun Komponente néideg equilibréiert, spatzen an uerdentlech, net top-schwéier oder Kapp schwéier.
Wäert de PCB deforméiert ginn?

Sinn Prozesskante reservéiert?

Sinn MARK Punkten reservéiert?

Ass et néideg de Bord zesummenzestellen?

Wéivill Schichten vun der Verwaltungsrot, kann Impedanz Kontroll garantéieren, Signal shielding, Signal Integritéit, Wirtschaft, realiséierbar?
 

2. Ausgeschloss niddereg-Niveau Feeler

Passt déi gedréckte Bordgréisst mat der Veraarbechtungszeechnungsgréisst?Kann et de PCB Fabrikatiounsprozess Ufuerderunge treffen?Gëtt et eng Positionéierungsmark?

Komponenten an zwee-zweedimensional, dräi-zweedimensional Raum gëtt et kee Konflikt?

Ass de Layout vun de Komponenten an Uerdnung an ordentlech arrangéiert?Ass all Stoff fäerdeg?

Kann déi Komponenten déi dacks ersat musse ginn einfach ersat ginn?Ass et bequem den Insert Board an d'Ausrüstung ze setzen?

Gëtt et eng richteg Distanz tëscht dem thermesche Element an dem Heizelement?

Ass et einfach déi justierbar Komponenten unzepassen?

Gëtt en Heizkierper installéiert wou Wärmevergëftung erfuerderlech ass?Fléisst d'Loft glat?

Ass d'Signalfloss glat an déi kuerst Verbindung?

Sinn Stecker, Sockets, asw widderspréchlech zum mechanesche Design?

Gëtt den Interferenzproblem vun der Linn berücksichtegt?

3. Bypass oder decoupling capacitor

An der Drot, Analog an digital Geräter brauchen dës Aarte vu Kondensatoren, musse no bei hire Kraaftpins sinn verbonne mat engem Bypass-Kondensator, de Kapazitanzwäert ass normalerweis 0,1μF. Pins sou kuerz wéi méiglech fir d'induktiv Resistenz vun der Ausrichtung ze reduzéieren, an esou no wéi méiglech un den Apparat.

Bypass oder Ofkupplungskondensatoren op de Board bäizefügen, an d'Placement vun dëse Kondensatoren op de Board, ass Basiskenntnisser fir béid digital an analog Designen, awer hir Funktiounen sinn anescht.Bypass Kondensatore ginn dacks an analoge Verdrahtungsdesign benotzt fir Héichfrequenz Signaler vun der Energieversuergung ze ëmgoen, déi soss sensibel Analog Chips duerch d'Energieversuergungspins aginn.Allgemeng ass d'Frequenz vun dësen Héichfrequenzsignaler méi wéi d'Fäegkeet vum Analog Apparat fir se z'ënnerdrécken.Wann Bypass Kondensatoren net an Analog Circuits benotzt ginn, Kaméidi an, a méi schwéiere Fäll, Schwéngung kann am Signal Wee agefouert ginn.Fir digital Apparater wéi Controller a Prozessoren sinn och Ofkopplungskondensatoren néideg, awer aus verschiddene Grënn.Eng Funktioun vun dëse Kondensatoren ass als "Miniatur" Charge Bank ze handelen, well an digitale Circuiten, d'Ausféierung vun der Gate-Staatschaltung (dh Schalterschaltung) normalerweis eng grouss Quantitéit u Stroum erfuerdert, a beim Schalten ginn Transienten um Chip generéiert a fléisst. duerch de Verwaltungsrot ass et avantagéis dës extra "Ersatzstécker" ze hunn." charge ass avantagéis.Wann et net genuch Ladung ass fir d'Schaltaktioun auszeféieren, kann et eng grouss Ännerung vun der Versuergungsspannung verursaachen.Ze grouss eng Verännerung vun der Spannung kann den digitale Signalniveau an en onbestëmmten Zoustand verursaachen a méiglecherweis verursaachen datt d'Staatsmaschinn am digitalen Apparat falsch funktionnéiert.De Schaltstroum, deen duerch d'Brettausrichtung fléisst, verursaacht d'Spannung ännert, wéinst der parasitärer Induktioun vun der Bordausrichtung, kann d'Spannungsännerung mat der folgender Formel berechent ginn: V = Ldl/dt wou V = Ännerung vun der Spannung L = Bord Ausriichtungsinduktanzen dI = Ännerung vum Stroum, deen duerch d'Ausriichtung fléisst dt = Zäit vun der aktueller Ännerung. Dofir, aus verschiddene Grënn, sinn d'Energieversuergung bei der Energieversuergung oder aktiv Geräter an de Stroumstiften ugewandt Bypass (oder Ofkupplung) Kondensatoren ganz gutt Praxis .

D'Input Energieversuergung, wann de Stroum relativ grouss ass, ass et recommandéiert d'Längt an d'Gebitt vun der Ausrichtung ze reduzéieren, net iwwerall am Feld lafen.

De Schaltgeräischer um Input gekoppelt un de Fliger vum Stroumversuergungsausgang.De Schaltgeräischer vum MOS-Röhre vun der Ausgangsspannung beaflosst d'Input-Energieversuergung vun der Frontbühn.

Wann et eng grouss Zuel vun héich aktuell DCDC op der Verwaltungsrot ass, ginn et verschidden Ofstänn, héich aktuell an héich Volt sprangen Interferenz.

Also musse mir d'Gebitt vun der Input-Energieversuergung reduzéieren fir den Duerchstroum drop z'erreechen.Also wann der Muecht Fourniture Layout, betruecht Input Muecht voll Verwaltungsrot lafen ze vermeiden.

4. Power Linnen a Buedem

Power Linnen a Buedem Linnen sinn gutt positionéiert ze Match, kann d'Méiglechkeet vun elektromagnéiteschen Interferenz reduzéieren (EMl).Wann d'Kraaft- an d'Buedleitungen net richteg passen, gëtt de Systemschleife entworf a wäert méiglecherweis Kaméidi generéieren.E Beispill vun engem falsch matenee Kraaft a Buedem PCB Design gëtt an der Figur gewisen.An dëser Verwaltungsrot benotzt verschidde routes zu Stoff Muecht an Buedem, wéinst dëser falscher Upassung, de Verwaltungsrot elektronesch Komponente a Linnen duerch elektromagnetesch Interferenz (EMI) méi wahrscheinlech.

5. Digital-analog Trennung

An all PCB Design, de Kaméidi Deel vum Circuit an der "roueg" Deel (Net-Kaméidi Deel) getrennt.Am Allgemengen, kann den digitale Circuit Kaméidi Stéierungen toleréieren, an net sensibel ze Kaméidi (well den digitale Circuit eng grouss Volt Kaméidi Toleranz huet);am Géigendeel, der Analog Circuit Volt Kaméidi Toleranz ass vill méi kleng.Vun deenen zwee sinn analog Circuiten déi sensibelst fir Schaltgeräischer.An wiring Mixed-Signal Systemer, sollen dës zwou Zorte vu Circuiten getrennt ginn.

D'Grondlage vum Circuit Board wiring gëlle fir béid analog an digital Circuiten.Eng Grondregel vum Daumen ass en onënnerbrach Buedemplang ze benotzen.Dës Basisregel reduzéiert den dI / dt (Stroum versus Zäit) Effekt an digitale Circuiten well den dI / dt Effekt d'Buedpotenzial verursaacht an et erlaabt Kaméidi an den analoge Circuit anzeginn.Wiring Technike fir digital an analog Circuiten sinn am Fong d'selwecht, ausser fir eng Saach.Eng aner Saach fir am Kapp ze halen fir Analog Circuit ass d'digitale Signallinnen a Schleifen am Buedemplang sou wäit wéi méiglech vum Analog Circuit ze halen.Dëst kann erreecht ginn duerch entweder d'analog Buedem Fliger getrennt un d'System Buedem Verbindung Verbindung, oder vun der Analog Circuit um wäit Enn vun der Verwaltungsrot Plaz, um Enn vun der Linn.Dëst gëtt gemaach fir extern Interferenz op de Signalwee op e Minimum ze halen.Dëst ass net néideg fir digital Circuiten, déi ouni Probleemer vill Kaméidi um Buedemplang toleréiere kënnen.

6. Thermesch Iwwerleeungen

Am Layout Prozess, de Besoin fir Hëtzt dissipation Loft ducts ze betruecht, Hëtzt dissipation Doudekapp.

Hëtzt-sensibel Apparater soll net hannert der Hëtzt Quell Wand gesat ginn.Gitt Prioritéit fir de Layout Standuert vun esou engem schwéieren Hëtzt dissipation Stot als DDR.Vermeiden widderholl Upassungen wéinst thermesch Simulatioun passéiert net.

Workshop


Post Zäit: Aug-30-2022

Schéckt eis Äre Message: